#### 未来 ICT 研究所 グリーン ICT デバイス先端開発センター 3.6.5

先端開発センター長(兼務) 東脇正高 ほか8名

社会に大きな変革をもたらす先端的電子デバイスの研究開発

## 【概要】

我々の日常生活における半導体エレクトロニクスの存在は、日に日にその重要度を増している。実際、身近 に接するほとんどすべての家電は、半導体デバイス精密制御により動作している。その結果、絶えることなく 続く高度情報化の要求を満たすための、大容量データを高速に伝送する半導体デバイス技術が必要になると同 時に、そのエレクトロニクス機器全般における省電力・省エネ化もまた必須開発事項となっている。本センター では、これら社会的要求に応えるため、新半導体材料の開拓に積極的に取り組み、その優れた材料特性を活か した新機能先端的電子デバイス(トランジスタ、ダイオード)を開発し、近い将来、社会に大きな変革をもた らすことを目標としている。

平成 25 年 12 月に発足した本センターは、現在新ワイドバンドギャップ半導体酸化ガリウム(Ga2O3)を材 料とするトランジスタ、ダイオードといった電子デバイスの研究開発を中心テーマとして活動している。本研 究開発においては、NICT 自主研究だけにとどまらず、多くの大学・企業との緊密な産学官連携を積極的に推 進している。また、研究開発において生じる知的財産に関しても、戦略的かつ効率的な取得を目指して活動し ている。

# 【平成26年度の成果】

## Ga<sub>2</sub>O<sub>3</sub>ショットキーバリアダイオードに関する研究開発

研究連携を行っている東京農工大学においては、将来的な Ga2O3 デバイスの量産化・産業化を念頭に、高 スループットエピタキシャル薄膜成長手法の1つである、ハライド気相成長法(Halide Vapor Phase Epitaxy: HVPE)を用いた Ga<sub>2</sub>O<sub>3</sub> 薄膜エピタキシャル成長技術の開発に取り組んでいる。現在に至る技術開発の進展に より、得られた Ga2O3 膜の結晶品質、電気的特性は共に良好であることが確認されている。

続いて NICT において、n-Ga<sub>2</sub>O<sub>3</sub>ドリフト層を HVPE 成長したエピ基板を用いて、図1に示すショットキー バリアダイオード構造を作製し、そのデバイス特性を評価した。ここでは、ドーピング濃度の異なるドリフト 層を有する2種類のデバイスの特性について紹介する。容量-電圧特性から見積もったドリフト層の実効キャ リア濃度は、それぞれ 1.4 × 10<sup>16</sup> cm<sup>-3</sup>、2.0 × 10<sup>16</sup> cm<sup>-3</sup> であった。図 2 (a)、(b) に、それぞれ順方向、逆方向電 流密度 - 電圧特性を示す。実効キャリア濃度が 1.4 × 10<sup>16</sup> cm<sup>-3</sup> 及び 2.0 × 10<sup>16</sup> cm<sup>-3</sup> のデバイスの特性オン抵抗 は、それぞれ 3.0 m  $\Omega \cdot \text{cm}^2$ 、2.4 m  $\Omega \cdot \text{cm}^2$ と良好な値を得た。また、図 2 (b) に示すように、両デバイスとも - 500 V 程度の高い逆方向オフ耐圧が得られている。このように、順方向、逆方向ともに優れたデバイス特 性を有する Ga<sub>2</sub>O<sub>3</sub> ショットキーバリアダイオードを実現した。



図1 Ga<sub>2</sub>O<sub>3</sub>ショットキーバリアダ イオードの断面構造模式図



2.0

10<sup>0</sup>

10

10-

10-

10<sup>-6</sup>

10

 $N_{\rm u}$ - $N_{\rm o}$  = 1.4×10<sup>16</sup> cm

 $N_{\rm d}$ - $N_{\rm a}$  = 2.0×10<sup>16</sup> cm<sup>-</sup>

Voltage (V)

10<sup>-8</sup> -700 -600 -500 -400 -300 -200 -100

(A/cm<sup>2</sup>) 10-

Current density 10

# (2) Ga<sub>2</sub>O<sub>3</sub>トランジスタに関する研究開発

平成 26 年度は、平成 25 年度に世界に先駆けて開発に成功した Ga<sub>2</sub>O<sub>3</sub> MOSFET のデバイス性能を、実 用化に向けて更に高めていくために必要となるデバイスプロセス要素技術開発に注力した。

Ga<sub>2</sub>O<sub>3</sub>上の絶縁膜堆積技術

まず、一般的な絶縁膜材料であるアルミナ(Al<sub>2</sub>O<sub>3</sub>) 膜を Ga<sub>2</sub>O<sub>3</sub> 基板上に堆積し、そのエネルギーバン ドアライメントを調査した。X 線光電子分光法、及び Au/Al<sub>2</sub>O<sub>3</sub> /Ga<sub>2</sub>O<sub>3</sub> (010) ダイオード構造の電気的 特性評価から、図 3 のバンドダイアグラムに示すように、伝導帯バンドオフセットは約 1.5 eV であるこ とが判明した。また、Al<sub>2</sub>O<sub>3</sub> 膜及び Al<sub>2</sub>O<sub>3</sub> /Ga<sub>2</sub>O<sub>3</sub> 界面品質の Al<sub>2</sub>O<sub>3</sub> 製膜条件依存性についても解析した。 その結果、成膜温度が高いほど界面準位密度が減少し、良好な界面が得られることが判明した。

Al<sub>2</sub>O<sub>3</sub> /Ga<sub>2</sub>O<sub>3</sub> 界面の伝導帯バンドオフセット値は、Ga<sub>2</sub>O<sub>3</sub> デバイスの高温動作を考えた場合、若干高 さ不足が否めない。そのため、新しい絶縁膜の候補として、Al<sub>2</sub>O<sub>3</sub> よりも更に大きなバンドギャップを 有する SiO<sub>2</sub> を Ga<sub>2</sub>O<sub>3</sub> 基板上に堆積し、同じく X 線光電子分光によりそのバンドアライメントを評価した。 その結果、図4に示すように、SiO<sub>2</sub> /Ga<sub>2</sub>O<sub>3</sub> 界面においては高さ3 eV 以上の伝導帯オフセットが形成さ れることが分かった。このオフセット値は、Al<sub>2</sub>O<sub>3</sub> の場合と異なり、Ga<sub>2</sub>O<sub>3</sub> デバイスの高温動作において も全く問題のない十分な大きさである。





図3 Au/Al<sub>2</sub>O<sub>3</sub>/Ga<sub>2</sub>O<sub>3</sub> ヘテロ構造のバンドダイアグラム

② 基板からチャネル層への Fe 原子拡散対策

Fe ドープ半絶縁 Ga<sub>2</sub>O<sub>3</sub> 基板を用いた場合、基板からチャネル層への Fe 原子の拡散というデバイスプロセス上の問題が生じることがあることが判明した。この Fe 拡散は、Si イオン注入後の活性化アニールにおいて、注入時に Ga<sub>2</sub>O<sub>3</sub> エピ膜中に生じるダメージが要因となっていることが分かっている。この問題は、Fe ドープ基板上に直接チャネル層を形成するのではなく、図 5 (c) に示すように、0.7 μm 以上の膜厚を有するアンドープ Ga<sub>2</sub>O<sub>3</sub> 層を、Si イオン注入領域と基板との間に挿入することで解決できることが判明した。これは、十分な膜厚のアンドープ層の挿入により、イオン注入プロセス時に生じる結晶ダメージが、基板まで到達することを防ぐことができるためである。



図 5 アンドープ Ga<sub>2</sub>O<sub>3</sub> 膜中の Fe、Si のプロファイル: Ga<sub>2</sub>O<sub>3</sub> 膜厚 (a) 0.3 µm、(b) 0.5 µm、(c) 1.0 µm、(d) 1.5 µm イオン注入プロセスにより、表面から 0.3 µm の深さまで Si 原子がドーピングされている。